ENSIKLOPEDIA ELEKTRONIK RADIO DAN KEJURUTERAAN ELEKTRIK Pensintesis frekuensi gelombang sederhana yang ringkas. Ensiklopedia elektronik radio dan kejuruteraan elektrik Ensiklopedia elektronik radio dan kejuruteraan elektrik / penerimaan radio Apabila membangunkan pensintesis ini, penulis cuba memudahkan litar dan reka bentuknya sebanyak mungkin tanpa menjejaskan ciri teknikalnya. Pensintesis yang dicadangkan dibangunkan dalam pembangunan topik menarik yang dicadangkan dalam [1]. Malangnya, aktiviti aktif "pelombong emas" menjadikan pengeluaran pensintesis yang diterangkan di sana sukar untuk pelbagai radio amatur, dan apabila ia dipindahkan ke litar mikro tanpa emas dalam pakej DIP, dimensi peranti meningkat dengan ketara. Di samping itu, bagi kebanyakan radio amatur, terutamanya pemula dan mereka yang tinggal jauh dari pusat perindustrian, pembuatan papan litar bercetak dua muka dengan lubang logam adalah masalah yang sukar. Pencarian resonator kuarza dengan frekuensi rendah dan "bukan bulatan" juga tidak menjadikan kehidupan lebih mudah. Pensintesis yang sedang dipertimbangkan dibina mengikut skema klasik dengan gelung berkunci fasa (PLL) pada litar mikro CMOS dalam pakej tanpa emas dan dengan resonator kuarza 1 MHz yang digunakan secara meluas. Spesifikasi Utama
Rajah blok pensintesis ditunjukkan dalam Rajah. 1. Pengayun terkawal voltan (VCO) beroperasi pada frekuensi yang sama dengan output. Rintangan kepada gangguan dipastikan oleh fakta bahawa litar tetapan frekuensi penjana ini tidak mengandungi induktor, dan penjana itu sendiri terletak hampir keseluruhannya di dalam litar mikro tunggal.
Pembentuk nadi (PF) mempunyai keluaran berkuasa kitaran tunggal dengan longkang terbuka dan voltan yang dibenarkan sehingga 200 V. Untuk pemadanan optimum dengan beban, pembentuk menyediakan keupayaan untuk melaraskan tempoh denyutan keluaran. Isyarat rujukan frekuensi perbandingan 100 Hz diperoleh dengan membahagikan frekuensi pengayun kristal (CH) 1 MHz dengan 10000. Frekuensi ini dipilih begitu rendah atas sebab bahawa spektrum isyarat keluaran pensintesis tidak dapat dielakkan mengandungi komponen yang dipisahkan oleh nilainya daripada frekuensi keluaran utama. Walaupun ini boleh diterima dalam peralatan komunikasi, untuk pemancar siaran, kehadiran komponen spektrum yang mencipta isyarat frekuensi audio semasa pengesanan amplitud adalah tidak boleh diterima. Oleh itu, kekerapan perbandingan mesti dipilih di kawasan supratonal atau subtonal. Dalam kes kami, pilihan kedua telah diterima pakai, kerana 100 Hz boleh dengan mudah ditindas oleh penapis pasca pengesanan penerima tanpa merendahkan kualiti isyarat pertuturan dan muzik yang diterima. Pengesan fasa frekuensi (FPD) membandingkan isyarat rujukan 100 Hz dengan isyarat frekuensi yang sama (dalam mod tangkapan), diperoleh dengan membahagikan frekuensi VCO terlebih dahulu dengan 9, dan kemudian menggunakan pembahagi faktor pembahagian berubah (VDR) sebanyak 1610 -2000 mengikut nilai set frekuensi keluaran. Bergantung pada tanda ketidakpadanan isyarat yang dibandingkan dalam kekerapan dan fasa, PFD menghasilkan isyarat kawalan yang meningkatkan atau mengurangkan kekerapan VCO. Voltan kawalan disalurkan kepada VCO melalui penapis penyepaduan berkadar (PIF), yang mengoptimumkan ciri dinamik gelung PLL. Pembahagian awal kekerapan VCO sebanyak 9 ditentukan oleh dua sebab. Pertama, ini diperlukan untuk mendapatkan grid frekuensi dengan langkah 9 kHz. Kedua, cip KA561IE15A yang digunakan dalam DPKD mempunyai frekuensi operasi maksimum 1,5 MHz. Gambarajah skematik pensintesis ditunjukkan dalam Rajah. 2. Semua litar mikro digital yang digunakan di dalamnya adalah struktur CMOS tahap penyepaduan rendah dan sederhana. Litar mikro siri K561 dan KR1561 beroperasi pada frekuensi sehingga 2...3 MHz dengan voltan bekalan 3...15 V. Arus yang digunakan dalam mod dinamik tidak melebihi beberapa miliamp. CG dibuat pada cip DD1. Kapasitor penalaan C4 menetapkan frekuensi penjanaan kepada 1 MHz dengan ketepatan tidak lebih buruk daripada 1...2 Hz. Untuk mendapatkan isyarat rujukan dengan frekuensi 100 Hz, denyutan daripada output CG dibekalkan kepada input C pembilang binari DD4. Cip K561IE16 yang digunakan di sini ialah pembilang binari 14-bit. Faktor pembahagian yang diperlukan 10000 diperoleh menggunakan nod logik 5I pada diod VD3-VD7 dan perintang R7. Apabila, semasa proses pengiraan, tahap logik yang tinggi terdapat pada semua output pembilang yang mana diod disambungkan, tahap pada input Rnya juga akan menjadi tinggi, yang akan menetapkan pembilang kepada keadaan sifar awalnya, maka proses mengira nadi akan diulang. Pekali pembahagian apabila menyambungkan diod yang ditunjukkan dalam rajah adalah sama dengan Kд = 16+256+512+1024+8192= 10000. VCO dan PFD terletak dalam cip DD2 KR1561GG1. Nilai frekuensi melampau julat penalaan VCO ditetapkan oleh perintang R1, R2, C1. Kekerapan dilaraskan oleh voltan pada input IG (pin 9 litar mikro). Data awal untuk memilih elemen di atas ialah julat frekuensi pensintesis 1,449.1,8 MHz dan sebaran parameter VCO, yang boleh mencapai sehingga 20% dari contoh ke contoh litar mikro. Oleh itu, adalah perlu untuk mempunyai margin penalaan sekurang-kurangnya 0,36 MHz. Dengan sedikit rizab, kami akan menganggap bahawa VCO harus ditala dalam julat 1.2,2 MHz. Had bawah julat ini (pada voltan sifar pada input IG) ditetapkan oleh perintang R2, had atas (pada voltan kawalan bersamaan dengan voltan bekalan) ditetapkan oleh jumlah rintangan perintang R1 dan R2. Pengendalian VCO didayakan oleh tahap logik yang rendah pada input INH (pin 5). PFD mempunyai dua input IC dan IS (pin 3 dan 14) dan output Q1 (pin 13). Isyarat ralat daripada output Q1 disalurkan melalui PIF R4R3C2 ke input kawalan VCO IG. PIF ialah bahagian yang sangat kritikal dalam gelung PLL. Pengiraan penapis ini secara umum agak rumit dan memerlukan pengetahuan tentang teori kawalan automatik [2]. Untuk amalan radio amatur, ciri-ciri yang memuaskan sepenuhnya disediakan dengan pengiraan menggunakan perhubungan yang diberikan dalam bahan rujukan untuk litar mikro MC14046B - analog asing KR1561GG1: di mana N ialah faktor pembahagian kekerapan operasi dalam gelung PLL; fmaks dan fminit - hadkan kekerapan penalaan VCO; 3000 Ohm - impedans keluaran PFD. Daripada output VCO, isyarat frekuensi operasi pergi ke FI dan pembahagi frekuensi sebanyak 9. Yang terakhir dibuat pada litar mikro DD5 K561IE14 dan elemen DD3.1 litar mikro K561LN2. Pembilang atas/bawah empat-bit K561IE14 boleh beroperasi sebagai perduaan (tahap tinggi pada input B) atau perpuluhan (tahap rendah pada input B). Arah pengiraan ditetapkan oleh tahap pada input U: tinggi - meningkat, rendah - menurun. Mengira denyutan dibekalkan kepada input C, dan keadaan pembilang berubah mengikut peningkatan tepinya. Pengiraan didayakan apabila input PI rendah. Input S membolehkan anda menulis sebarang kod lapan bit secara tak segerak daripada input D1-D8 kepada pencetus pembilang. Memandangkan kaunter tidak mempunyai input persediaan awal yang berasingan, fungsi ini dilakukan oleh input S pada tahap rendah pada input D1-D8 (dalam mod pengiraan tambahan). Output pembawa menjadi rendah apabila nombor terkumpul telah mencapai maksimum dalam mod kiraan naik (atau minimum dalam mod kiraan bawah). Dalam kes kami, pembilang meningkat dalam mod perpuluhan. Apabila nadi kesepuluh tiba, isyarat daripada keluaran pemindahan melalui penyongsang DD3.1 memaksa pembilang kepada sifar. Dari output 4 kaunter, isyarat pergi ke DPKD - litar mikro DD6 KA561IE15A. Ia mempunyai input nadi mengira C, empat input kawalan K1, K2, K3, L, enam belas input 1-8000 untuk menetapkan pekali pembahagian dan satu output. Faktor pembahagian boleh berada dalam julat 3-21327, dan terdapat beberapa cara untuk menetapkannya. Pensintesis menggunakan kaedah yang paling mudah dan paling mudah - pekali ditetapkan oleh kod perpuluhan binari yang digunakan pada input 1-8000. Walau bagaimanapun, nilai maksimum yang mungkin ialah 16659. Untuk menggunakan kaedah ini, input K1 dan L mesti ditetapkan kepada tahap logik yang berbeza (rendah dan tinggi atau tinggi dan rendah), dan input K3 mesti ditetapkan kepada rendah. Input K2 digunakan untuk menetapkan pembilang kepada keadaan asalnya, yang berlaku apabila aras pada input ini rendah dalam tiga tempoh pengiraan nadi. Apabila tahap tinggi, kaunter beroperasi dalam mod pembahagi frekuensi. Tahap yang diperlukan pada input 1-8000 ditetapkan menggunakan suis SA1 dan SA2. Kenalan mereka yang disambungkan ke wayar biasa sepadan dengan tahap rendah pada input litar mikro yang sepadan, dan kenalan bebas mereka sepadan dengan tahap tinggi (ia disokong oleh perintang R8-R15). FI membolehkan anda menetapkan tempoh denyutan output, yang optimum untuk beban yang disambungkan kepada pensintesis, sebagai contoh, litar keluaran tanpa penguat perantaraan (seperti dalam pemancar, litar yang diberikan dalam [3]). FI dibina pada penyongsang logik DD3.2-DD3.6, diod VD2, pemangkasan perintang R6, transistor VT1-VT3. Pengikut pemancar pada transistor VT1 dan VT2 mengurangkan masa pengecasan dan nyahcas kapasitans get transistor kesan medan VT3, dengan itu meningkatkan kelajuan menghidupkan dan mematikannya. Pengecasan kemuatan input unsur DD3.3-DD3.6 berlaku dengan cepat melalui rintangan dinamik rendah diod VD2, dan nyahcas berlaku agak perlahan melalui perintang penalaan R6. Tempoh pelepasan, dan disebabkan ini, tempoh nadi yang dihasilkan, bergantung pada rintangan yang diperkenalkan bagi perintang R6. Mengenai reka bentuk dan persediaan pensintesis Pensintesis dibuat pada papan litar bercetak satu sisi setebal 1,5 mm (Gamb. 3).
Ia dibuat dengan memindahkan corak konduktor secara haba ke permukaan kerajang daripada cetakannya pada pencetak laser. Nombor lubang pelekap pada papan, bertujuan untuk wayar yang menuju ke suis, sepadan dengan nombor wayar abah-abah dalam rajah. Adalah dinasihatkan untuk memasang pin pelekap di lubang ini, serta pada yang dimaksudkan untuk wayar kuasa dan beban. Transistor VT3 dan pengatur voltan DA1 terletak pada sink haba biasa (jangan lupa untuk melincirkan tempat duduk mereka dengan pes haba KPT-8), diperbuat daripada kepingan aluminium mengikut lukisan yang ditunjukkan dalam Rajah. 4. Transistor VT3 mesti dipasang pada sink haba melalui gasket penebat. Lengan panjang sink haba dipasang pada papan dengan pengapit wayar.
Perintang tetap - MLT atau serupa. Perintang pemangkas R6 - SP3-38a. Kapasitor C2 (ini boleh, sebagai contoh, K73-24) mestilah dengan dielektrik organik. Kapasitor C4 - pemangkas KT4-24. Kapasitor C1, C3, C7-C10 - mana-mana kapasitor seramik dengan saiz yang sesuai. Kapasitor oksida juga sesuai dari segi saiz dan voltan terkadar.
Litar mikro KA561IE15A boleh digantikan dengan 564IE15, tetapi, malangnya, ia lebih mahal kerana ia mengandungi emas. Litar mikro jenis ini yang dipasang dalam pensintesis yang ditunjukkan dalam gambar dalam Rajah. 5. Daripada K561LA7, K561LE5 akan berfungsi tanpa menukar litar dan papan. Transistor VT1, VT2 - sebarang silikon kuasa rendah daripada struktur yang sesuai. Suis SA1 dan SA2 - P2G-3, masing-masing 4P4N dan 10P4N, atau mana-mana biskut lain, sesuai untuk bilangan kedudukan dan arah. Resonator kuarza - RG-06 atau RK170. Pensintesis bebas ralat yang dipasang daripada unsur yang diketahui baik tidak memerlukan pelarasan; anda hanya perlu menetapkan frekuensi pengayun kuarza dengan kapasitor penalaan C4 dengan ketepatan ±2 Hz. Ia dikawal pada pin 11 cip DD1. Perintang penalaan R6 digunakan untuk mendapatkan isyarat pembawa yang paling tidak diherotkan pada setara antena. PS Dalam pemancar dengan penguat kuasa, papan pensintesis mesti dilindungi dengan baik untuk mengelakkan gangguan kepada VCO, yang boleh menyebabkan kerosakan PLL. Kesusasteraan
Pengarang: E. Golomazov, M. Doutaliev, B. Kanaev Lihat artikel lain bahagian penerimaan radio. Baca dan tulis berguna komen pada artikel ini. Berita terkini sains dan teknologi, elektronik baharu: Cara Baharu untuk Mengawal dan Memanipulasi Isyarat Optik
05.05.2024 Papan kekunci Seneca Prime
05.05.2024 Balai cerap astronomi tertinggi di dunia dibuka
04.05.2024
Berita menarik lain: ▪ Pengawal mikro Renesas RX130 dengan sokongan kawalan sentuh ▪ Neurostimulasi membantu dengan kesakitan kronik Suapan berita sains dan teknologi, elektronik baharu
Bahan-bahan menarik Perpustakaan Teknikal Percuma: ▪ bahagian laman web Pengawal mikro. Pemilihan artikel ▪ pasal Daging daripada daging. Ungkapan popular ▪ Apakah umur yang paling biasa untuk diterima pakai di Jepun? Jawapan terperinci ▪ artikel Pengendalian kren overhed satu galang elektrik. Arahan standard mengenai perlindungan buruh ▪ artikel penjana AF pada cip K174UN7. Ensiklopedia elektronik radio dan kejuruteraan elektrik
Tinggalkan komen anda pada artikel ini: Semua bahasa halaman ini Laman utama | Perpustakaan | artikel | Peta Laman | Ulasan laman web www.diagram.com.ua |