ENSIKLOPEDIA ELEKTRONIK RADIO DAN KEJURUTERAAN ELEKTRIK Cip memori SAMSUNG FLASH. Data rujukan Ensiklopedia elektronik radio dan kejuruteraan elektrik / Penggunaan litar mikro Artikel ini menerangkan cip memori kilat 4 Gbit K9K4G08Q0M-YCB0/YIB0, K9K4G16Q0M- YCBO/YIBO, K9K4G08U0M- YCBO/YIBO, K9K4G16U0M-YCB0/YIB0. Litar mikro ini digunakan sebagai memori tidak meruap dalam peranti pengguna, industri dan komputer. Dalam kamera video dan foto digital, perakam suara dan mesin penjawab, cip ini digunakan sebagai memori untuk imej dan bunyi dalam pemacu kilat keadaan pepejal. Cip memori kilat dibahagikan kepada kumpulan mengikut voltan bekalan dan seni bina (Jadual 1). Dalam jadual. 2 menunjukkan penetapan pin cip memori kilat. Jadual 1
Jadual 2
Cip K9K4GXXX0M mempunyai kapasiti 4 Gbit dengan rizab 128 Mbit (kapasiti sebenar ialah 4 bit) dan seni bina 429 Mbit x 185 atau 024 Mbit x 512 dengan kebolehpercayaan sehingga 8 juta kitaran tulis / padam. Cip 256-bit disusun dalam 16 x 1 halaman, dan cip 8-bit disusun dalam lajur 2112 x 8. Semua litar mikro mempunyai bit simpanan, terletak dalam 16 baris dengan alamat 1056-16 untuk litar mikro 128-bit, atau dalam 2048 lajur dengan alamat 2111-8 untuk litar 64-bit. Untuk mengatur pemindahan data semasa operasi baca/tulis halaman antara sel memori dan port I/O, litar mikro ini telah menyambung daftar data bersaiz 1024 bait secara berurutan untuk 1055-bit atau 16-perkataan untuk litar mikro 2112-bit dan daftar. cache dengan saiz yang sesuai. Tatasusunan memori dibina daripada 8 sel bersambung yang terletak pada halaman berbeza dan disatukan oleh struktur NAND. 1056 sel, menggabungkan 16 struktur 32I-NOT dan terletak pada 32 muka surat, membentuk satu blok. Koleksi blok 135168- atau 2-bit membentuk tatasusunan memori. Operasi baca dilakukan halaman demi halaman, manakala operasi padam hanya blok demi blok: 2048 padam secara individu blok 128 KB ps (untuk litar mikro 8-bit), atau blok 64 Kword (untuk litar mikro 16-bit). Memadam bit individu tidak mungkin. Menulis halaman pada cip mengambil masa 300 μs, memadamkannya dalam 2 ms setiap blok (128 KB untuk cip 8-bit, atau 64 Kwords untuk cip 16-bit). Satu bait data dibaca dari halaman dalam 50 ns. Untuk merekod dan mengawal data dalam mikrocip, terdapat pengawal terbina dalam yang menyediakan keseluruhan proses, termasuk, jika perlu, mengulangi operasi pengesahan dalaman dan pelabelan data. Litar mikro K9K4GXXX0M mempunyai sistem untuk menyediakan pengesahan maklumat dengan pembetulan ralat dan pemusnahan data yang salah dalam masa nyata. Cip mempunyai 8 atau 16 alamat I/O multipleks. Penyelesaian ini secara drastik mengurangkan bilangan output yang terlibat, dan membolehkan peningkatan peranti seterusnya tanpa meningkatkan saiznya. Perintah, alamat dan data dimasukkan pada tahap rendah pada pin CE dengan kejatuhan isyarat WE melalui pin input / output yang sama. Maklumat input ditulis kepada daftar penimbal pada tepi menaik isyarat WE. Isyarat boleh tulis perintah (CLE) dan isyarat boleh tulis alamat (ALE) digunakan untuk memultiplekskan arahan dan alamat, masing-masing, melalui pin I/O yang sama. Jadual 3
* Input / output data boleh dilakukan dalam satu halaman Dalam jadual. 3 menunjukkan arahan kawalan litar mikro. Penyerahan kepada input kod arahan heksadesimal (HEX) lain yang tidak disenaraikan dalam jadual membawa kepada akibat yang tidak dapat diramalkan, dan oleh itu adalah dilarang. Untuk meningkatkan kelajuan tulis apabila menerima jumlah data yang besar, pengawal onboard mempunyai keupayaan untuk menulis data ke daftar cache. Apabila kuasa dihidupkan, pengawal terbina dalam secara automatik menyediakan akses kepada tatasusunan memori, bermula dari halaman pertama tanpa memasukkan arahan dan alamat. Sebagai tambahan kepada seni bina dan antara muka yang dipertingkatkan, pengawal mempunyai keupayaan untuk menyalin (menimpa) kandungan satu halaman memori kepada yang lain tanpa mengakses memori penimbal luaran. Dalam kes ini, kelajuan pemindahan data adalah lebih pantas daripada operasi biasa, kerana tiada akses berurutan dan kitaran kemasukan data yang memakan masa. Pemusnahan blok Blok memori dalam cip K9K4GXXX0M ditakrifkan sebagai tidak sah jika ia mengandungi satu atau lebih bit tidak sah, bacaan yang tidak jelas yang tidak dijamin. Maklumat daripada blok tidak sah dianggap sebagai "maklumat blok tidak sah". Litar mikro dengan blok tidak sah tidak berbeza dalam ciri statik dan dinamik dan mempunyai tahap kualiti yang sama seperti litar mikro dengan semua blok yang betul. Blok haram tidak menjejaskan operasi blok biasa kerana ia diasingkan daripada bit dan rel kuasa biasa oleh transistor pemilihan. Sistem ini direka bentuk sedemikian rupa sehingga blok yang tidak sah mempunyai alamat yang disekat. Sehubungan itu, tiada akses kepada bit yang salah. Pengenalan Blok Tidak Sah Kandungan semua sel cip (kecuali yang maklumat tentang blok tidak sah disimpan) dengan alamat FFh untuk 8-bit dan FFFFh untuk 16-bit boleh dipadamkan. Alamat blok tidak sah yang terletak di kawasan simpanan tatasusunan memori ditentukan oleh bait pertama untuk cip 8-bit atau perkataan pertama untuk cip 16-bit. Pengilang menjamin sama ada halaman 1 atau 2 setiap blok dengan alamat sel tidak sah mempunyai data dalam lajur dengan alamat 2048 (untuk 8-bit) atau 1024 (untuk 16-bit) yang berbeza, masing-masing, daripada FFh atau FFFFh. Memandangkan maklumat tentang blok tidak sah juga boleh dipadam, dalam kebanyakan kes apabila alamat blok yang rosak dipadamkan, adalah mustahil untuk memulihkannya. Oleh itu, sistem mesti mempunyai algoritma yang mampu mencipta jadual blok tidak sah yang kalis padam dan berdasarkan maklumat awal tentang blok yang rosak. Selepas mengosongkan tatasusunan memori, alamat blok ini dimuatkan semula dari jadual ini. Sebarang pemadaman sengaja maklumat asal tentang blok tidak sah adalah dilarang, kerana ia membawa kepada operasi sistem yang salah secara keseluruhan. Dari masa ke masa, bilangan blok tidak sah boleh meningkat, jadi anda perlu menyemak kapasiti memori sebenar secara berkala dengan menyemak alamat blok tidak sah terhadap data dalam jadual blok tidak sah sandaran. Untuk sistem yang memerlukan toleransi kesalahan yang tinggi, yang terbaik adalah menyediakan kemungkinan penulisan semula blok demi blok tatasusunan memori dengan perbandingan keputusan dengan data sebenar, mengenal pasti dan menggantikan blok maklumat yang salah dengan cepat. Data daripada blok tidak sah yang dikesan dipindahkan ke blok kosong biasa yang lain, tanpa menjejaskan blok jiran tatasusunan dan menggunakan penimbal terbina dalam, saiznya sepadan dengan saiz blok. Untuk ini, arahan untuk menulis semula blok demi blok disediakan. Penerbitan: cxem.net Lihat artikel lain bahagian Penggunaan litar mikro. Baca dan tulis berguna komen pada artikel ini. Berita terkini sains dan teknologi, elektronik baharu: Mesin untuk menipis bunga di taman
02.05.2024 Mikroskop Inframerah Lanjutan
02.05.2024 Perangkap udara untuk serangga
01.05.2024
Berita menarik lain: ▪ Mentafsir tulisan tangan doktor yang tidak boleh dibaca ▪ Kebahagiaan memanjangkan umur ▪ Xerox DocuMate 4700 Pengimbas Flatbed untuk SMB ▪ Kapasiti bateri meningkat sebanyak 10 kali ganda Suapan berita sains dan teknologi, elektronik baharu
Bahan-bahan menarik Perpustakaan Teknikal Percuma: ▪ bahagian tapak Petua untuk amatur radio. Pemilihan artikel ▪ artikel Erinburg Ilya Grigorievich. Kata-kata mutiara yang terkenal ▪ pasal Pagan. Legenda, penanaman, kaedah aplikasi ▪ artikel Kami menangkap mikron. Ensiklopedia elektronik radio dan kejuruteraan elektrik ▪ artikel VHF super-regenerator. Ensiklopedia elektronik radio dan kejuruteraan elektrik
Tinggalkan komen anda pada artikel ini: Semua bahasa halaman ini Laman utama | Perpustakaan | artikel | Peta Laman | Ulasan laman web www.diagram.com.ua |