ENSIKLOPEDIA ELEKTRONIK RADIO DAN KEJURUTERAAN ELEKTRIK Kawalan kelantangan digital. Ensiklopedia elektronik radio dan kejuruteraan elektrik Ensiklopedia elektronik radio dan kejuruteraan elektrik / Nada, kawalan kelantangan Apabila membina UMZCH Highf-End, masalah timbul untuk memilih IC untuk kawalan kelantangan. IC yang terkenal seperti TDA 1524/1526, TSA740/730, KR 174XA53/54, TEA6300/6310/6330, LM1036 mempunyai angka hingar yang agak besar untuk Hight-End UMZCH (dari -57 hingga -90 dB). Ciri-ciri kawalan kelantangan elektronik:
Parameter seperti faktor herotan intermodulasi (IMD) dan angka hingar ditentukan terutamanya oleh kualiti pemasangan litar. Perhatian khusus kepada parameter ini. Dengan pemasangan yang lemah, gandingan kapasitif dan induktif muncul, yang membawa kepada peningkatan CII, tindak balas frekuensi tidak sekata dan "sub-pengujaan". Gambar rajah blok peranti ditunjukkan dalam rajah. 1. Ia terdiri daripada litar kawalan digital (1), blok pembahagi voltan yang sama untuk saluran kiri dan kanan (2) dan (3). Pembahagi voltan dibina pada perintang (Rajah 2). Pada litar mikro DD1, suis dwiarah bersepadu DD2 dibuat, yang mengubah nisbah pembahagian voltan input yang dikehendaki. Peranti ini mempunyai tujuh nisbah bahagian. Nilai perintang tidak dinyatakan. Pengguna sendiri memilih faktor pembahagian yang dikehendaki dengan memilih perintang. Jumlah rintangan rantai perintang hendaklah 9-15 kOhm. Beberapa cadangan untuk memilih nilai perintang: R1 - harus mempunyai rintangan sedemikian di mana tahap kelantangan sangat rendah (di mana ia baik untuk tertidur), nilainya adalah kira-kira 100 Ohms dengan jumlah rintangan litar 10 kOhms. Rintangan perintang (kΩ) boleh ditentukan oleh formula. R1=RU1/U R2=RU1/U-R1 R3=RU1/U - R1 - R2 R4=RU1/U - R1 - R2 - R3 R5=RU1 - R1 - R2 - R3 - R4 R6=RU1/U - R1 - R2 - R3 - R4 - R5 R7=RU1/U - R1 - R2 - R3 - R4 - R5 - R6 R8=RU1 - R1 - R2 - R3 - R4 - R5 - R6 - R7 R9=RU1/U - R1 - R2 - R3 - R4 - R5 - R6 - R7 - R8, di mana: R ialah galangan pembahagi (kΩ); U - voltan masukan (mV), U1 - voltan yang akan diperolehi pada output (mV). Perintang dikira mengikut urutan dari R1 hingga R9. Faktor pembahagian ditentukan oleh formula: K \uXNUMXd U / U1 = R/Rc, di mana U, U1 - voltan input dan output (mV), R, Rц - jumlah rintangan dan rantai (mengira dari R1 ke perintang yang dikehendaki). Gambarajah skematik unit kawalan digital ditunjukkan dalam Rajah 3. Ia termasuk unit kawalan pada cip DD1, pembilang nadi boleh balik DD2, penyahkod DD3 yang menentukan tahap volum yang dikehendaki dan pengatur voltan DA1. Pilihan tahap kelantangan tetap dibuat dengan butang SB1 dan SB2. Lantunan kenalan mereka dihapuskan oleh unsur DD1.1 dan DD1.2. Apabila anda menekan butang SB1 ("+") pada output elemen DD1.1 ditetapkan pada tahap logik yang rendah. Tahap ini adalah input kepada elemen DD1.3, pada output yang mana tahap logik tinggi muncul, menukar kaunter pada cip DD2. Oleh kerana pada input kawalan arah pengiraan (output 10 MC DD2) tahap logik yang tinggi daripada output elemen DD1.2, bacaan pembilang meningkat sebanyak satu. Apabila butang SB1 ditekan untuk kali kelapan, pembilang mengira sehingga lapan, dan log muncul pada pin 9 DD3. "1". Kapasitor C5 mula mengecas melalui perintang R5, membentuk nadi peringkat tinggi - kaunter ditetapkan semula dan proses diulang. Apabila SB2 ("-") ditekan, tahap logik rendah muncul pada input elemen DD1.2, isyarat yang meletakkan pembilang boleh balik DD2 ke dalam mod tolak. Memandangkan input 15 pembilang DD2 daripada keluaran elemen DD1.3 menerima isyarat tahap tinggi, pembilang dicetuskan, dan bacaannya dikurangkan sebanyak satu. Kapasitor C2 memberikan kelewatan dalam penerimaan nadi pengiraan pada output 15 cip DD2 apabila pembilang bertukar daripada mod penjumlahan kepada mod penolakan dan sebaliknya. Nombor bersyarat tahap kelantangan (dari 0 hingga 9) dalam bentuk kod binari empat digit datang dari pembilang DD2 kepada penyahkod DD3. Penyahkod DD3 menukar kod binari empat bit kepada kod kedudukan, manakala isyarat voltan tinggi muncul pada salah satu outputnya, dan isyarat voltan rendah muncul pada yang lain. Isyarat pada bas DL disalurkan kepada pembahagi voltan saluran kiri dan kanan. Tahap aktif ialah log. "1". Apabila voltan bekalan disambungkan, arus cas kapasitor C4, yang mengalir melalui perintang R5, mencipta nadi peringkat tinggi di atasnya. Akibatnya, litar mikro ditetapkan kepada keadaan awal (sifar), di mana output log penyahkod (DD3). "1", yang dibekalkan melalui bas DL ke unit pembahagi voltan ke input kawalan suis kamiran dua hala DD2.4 (Rajah 2), yang menghubungkan titik sambungan perintang R1 dan R2 ke output peranti. Ini adalah bagaimana pengurusan diatur. Komponen elektronik berikut boleh digunakan dalam peranti: perintang MLT-0,125; kapasitor C1 - C8, C10, C11 (Rajah 3), C1, C2 (Rajah 2) - seramik K10-17 atau serupa; kapasitor elektrolitik C9 - SAMSUNG. Cip boleh digantikan dengan siri serupa K176, K564, KR1561 atau diimport. Penstabil bersepadu (DA1) - mana-mana dengan voltan penstabilan 5 V. Peranti dipasang pada papan kerajang dua muka yang diperbuat daripada gentian kaca. Kerajang pada bahagian bahagian digunakan sebagai skrin. Petunjuk elemen hendaklah sesingkat mungkin. Wayar isyarat yang menuju ke peranti dilindungi. Kapasitor penyekat diedarkan seperti berikut: C6 hingga DD1, C7 hingga DD2; C8 hingga DD3,C9,C10,C11 hingga DA1 (Gamb. 3); C1 ke DD1, C2 ke DD2 (Rajah 2) dan dipateri terus ke pin kuasa litar mikro ini. Butang SB1 dan SB2 dipaparkan pada panel hadapan UMZCH. Peranti ini dikuasakan oleh bekalan kuasa UMZCH. Di atas blok 2 dan 3 (Rajah 1) mesti ada skrin yang diperbuat daripada kerajang nipis. Pemasangan mesti difikirkan dengan baik, jika tidak pengawal selia akan berfungsi TIDAK STABIL. Peranti tidak memerlukan pelarasan, kecuali pembahagi voltan (jika perlu). Jika ia dipasang tanpa ralat, ia mula berfungsi serta-merta selepas voltan bekalan digunakan. Kawalan operasi bahagian digital terdiri daripada menyemak kiraan pembentukan denyutan yang datang dari SB1 dan SB2 dalam mod penjumlahan dan penolakan. Kemudian peranti disambungkan ke UMZCH dan kemungkinan melaraskan kelantangan diperiksa. Penerbitan: cxem.net Lihat artikel lain bahagian Nada, kawalan kelantangan. Baca dan tulis berguna komen pada artikel ini. Berita terkini sains dan teknologi, elektronik baharu: Kebisingan lalu lintas melambatkan pertumbuhan anak ayam
06.05.2024 Pembesar suara wayarles Samsung Music Frame HW-LS60D
06.05.2024 Cara Baharu untuk Mengawal dan Memanipulasi Isyarat Optik
05.05.2024
Berita menarik lain: ▪ opossum yang diubah suai secara genetik ▪ Nanowires pada graphene tumbuh dengan sendirinya ▪ Meningkatkan kekuatan perovskite Suapan berita sains dan teknologi, elektronik baharu
Bahan-bahan menarik Perpustakaan Teknikal Percuma: ▪ bahagian laman web Kawalan Radio. Pemilihan artikel ▪ artikel Stigma turun (ke dalam meriam). Ungkapan popular ▪ artikel Bagaimanakah lilin digunakan sebagai jam dan jam penggera? Jawapan terperinci ▪ Artikel pengurus pembelian. Deskripsi kerja ▪ artikel Pengawal radio kereta. Ensiklopedia elektronik radio dan kejuruteraan elektrik
Tinggalkan komen anda pada artikel ini: Semua bahasa halaman ini Laman utama | Perpustakaan | artikel | Peta Laman | Ulasan laman web www.diagram.com.ua |