Menu English Ukrainian Russia Laman Utama

Perpustakaan teknikal percuma untuk penggemar dan profesional Perpustakaan teknikal percuma


Penggunaan ADC KR572PV5. Ensiklopedia elektronik radio dan kejuruteraan elektrik

Perpustakaan teknikal percuma

Ensiklopedia elektronik radio dan kejuruteraan elektrik / Penggunaan litar mikro

Komen artikel Komen artikel

Tujuan KR572PV5 ADC adalah untuk menukar voltan isyarat analog ke dalam bentuk digital untuk paparan tahap isyarat seterusnya oleh penunjuk digital. Peranti ini direka untuk berfungsi bersama-sama dengan penunjuk digital empat digit kristal cecair. Litar mikro KR572PV5 dihasilkan menggunakan teknologi CMOS.

Penukar (rajah 1) terdiri daripada bahagian analog dan digital. Yang analog mengandungi suis elektronik S1-S11, penimbal op-amp DA1 yang beroperasi dalam mod pengulang, penyepadu pada op-amp DA2 dan pembanding DA3. Bahagian digital termasuk penjana G1, peranti logik DD1, pembilang nadi DD2, daftar memori dengan penyahkod keluaran DD3.

Penggunaan ADC KR572PV5
Rajah.1 (klik untuk besarkan)

Penukar menggunakan prinsip penyepaduan berganda, mengikut mana, pada mulanya, kapasitor penyepaduan yang dilepaskan Sint dicas untuk masa tertentu dengan arus yang berkadar dengan voltan yang diukur, dan kemudian ia dilepaskan dengan arus tertentu kepada sifar. Masa di mana kapasitor dilepaskan akan berkadar dengan voltan yang diukur. Masa ini diukur dengan kaunter nadi; daripada keluarannya, isyarat dihantar ke penunjuk.

Uin voltan yang diukur dibekalkan kepada input penukar (pin 30 dan 31). dan pada output 36 dan 35 - Uarr teladan. Kitaran pengukuran (Rajah 2) terdiri daripada tiga peringkat - penyepaduan isyarat, iaitu mengecas kapasitor penyepaduan (ICC), nyahcas kapasitor penyepaduan (RIC) dan pembetulan sifar automatik (ACC). Setiap peringkat sepadan dengan pensuisan tertentu elemen penukar, dilakukan oleh suis S1-S11 pada transistor struktur MOS. Pada rajah Rajah. 1 inskripsi pada suis menunjukkan peringkat semasa "kenalan" ditutup. Tempoh pentas, yang ditetapkan dengan tepat oleh kaunter D02, adalah berkadar dengan tempoh kekerapan jam kaki.

Penggunaan ADC KR572PV5
Rajah 2

Semasa peringkat ZIK, berkekalan 4000 tempoh frekuensi jam, isyarat input melalui suis S1, S2 dan penguat penimbal DA1 disalurkan kepada input penyepadu DA2. Ini menyebabkan pengumpulan cas pada kapasitor Sint, berkadar dan sepadan dalam tanda dengan voltan masukan yang digunakan. Voltan pada output penyepadu OA2 berubah pada kadar malar berkadar dengan isyarat input.

Katakan bahawa pada permulaan peringkat ZIK, cas pada kapasitor Sint dan Sakn dan voltan pincang sifar op-amp DA1-DA3 adalah sama dengan sifar (Sakn ialah kapasitor penyimpanan unit pembetulan sifar automatik). Oleh kerana arus masukan penyepadu DA2 adalah kecil, tiada perubahan voltan merentasi kapasitor Sakn, dan ia sebenarnya tidak menjejaskan proses penyepaduan. Kapasitor Sobr kekal dicas dari kitaran sebelumnya daripada sumber voltan rujukan kepada Uobr. Pada akhir peringkat ZIK, komparator DA3 menentukan tanda voltan masukan dengan tanda voltan pada keluaran penyepadu DA2. Kepekaan pembanding DA3 adalah sedemikian rupa sehingga ia menentukan kekutuban isyarat input dengan betul, walaupun jika isyarat kurang daripada satu kiraan dengan ketara.

Apabila penukar beroperasi pada peringkat RIC, isyarat input kepada penyepadu DA2 tidak diterima. Suis S7, S8 atau S6, S9 disambungkan kepada inputnya oleh kapasitor Sobr yang dicaskan kepada voltan rujukan, dan dalam kekutuban sedemikian (ini adalah sebab untuk pilihan satu atau sepasang suis lain) di mana kapasitor Sint berada dilepaskan.

Nyahcas kekal sehingga kapasitor Sint dinyahcas sepenuhnya, iaitu, voltan pada output op-amp DA2 menjadi sifar. Pada masa ini, komparator DA3 yang disambungkan selari dengan kapasitor Sint dicetuskan dan melengkapkan peringkat RIC. Caj kapasitor Sobr dan Sakn secara praktikal tidak berubah. Masa nyahcas Sint kapasitor, dinyatakan sebagai bilangan tempoh denyutan jam, adalah hasil daripada pengukuran yang direkodkan dalam kaunter DD2. Keadaan kaunter ditulis semula ke daftar DD3, dan kemudian, selepas menyahkod ke dalam kod tujuh elemen, isyarat dihantar ke penunjuk.

Apabila tanda voltan Uin bertentangan dengan yang ditunjukkan dalam rajah. 1, elemen g1 penunjuk HG1 menunjukkan tanda tolak. Apabila terlebih beban, hanya nombor 1 dalam digit paling ketara dan tanda tolak (untuk voltan negatif) kekal pada paparan.

Peringkat AKN bermula dengan penamatan kaunter DD2, apabila peranti logik DD1 "menutup kenalan" menukar S3, S4 dan S11. Sistem penjejakan yang terhasil menyediakan pengecasan kapasitor Sint dan Sakn kepada voltan yang mengimbangi offset "sifar" penguat operasi DA1-DA3. Ia kekal tidak berubah semasa dua peringkat seterusnya ZIK dan RIK. Akibatnya, ralat dikurangkan kepada input disebabkan oleh peralihan "sifar" dan hanyut suhunya tidak melebihi 10 μV.

Operasi semua nod penukar dikawal oleh penjana jam terbina dalam. Kadar pengulangan denyutannya ditentukan oleh unsur luar Rg dan Cr. Untuk menyekat gangguan sesalur dengan nilai frekuensi yang merupakan gandaan 50 Hz, frekuensi jam harus dipilih sedemikian rupa sehingga semasa penyepaduan, bersamaan dengan 4000 tempoh penjana jam Tt, nombor integer Nc bagi tempoh voltan sesalur sesuai (tempoh tempoh sesalur ialah 20 ms).

Oleh itu, 4000Тт = 20 Nc ms, di mana Nc = 1, 2, 3, dsb. Oleh itu, 1m = 1/Tm = 200/Nc kHz, iaitu 200, 100, 67, 50, 40 kHz; nilai yang lebih kecil biasanya tidak digunakan. Penarafan litar tetapan frekuensi penjana jam dikira dengan formula Cr = 0,45 / ft * Rg. Untuk meningkatkan kestabilan frekuensi antara terminal 39 dan 40, resonator kuarza boleh dimasukkan (dalam kes ini, unsur Rg dan Cr tidak diperlukan). Apabila penukar beroperasi daripada penjana luaran, denyutan jam digunakan pada pin. 40; pin. 38 dan 39 dibiarkan percuma.

Had voltan input peranti bergantung pada voltan rujukan Uobr dan ditentukan oleh nisbah Uin.max=±1,999 Uobr. Bacaan semasa penunjuk harus dinyatakan sebagai nombor yang sama dengan 1000 Uin / Uobr, tetapi dalam praktiknya mereka lebih rendah sebanyak 0,1 ... 0,2%. Tempoh pengukuran pada frekuensi jam 50 kHz ialah 320 ms. Dalam erti kata lain, peranti membuat 3 ukuran sesaat.

Litar biasa untuk menghidupkan penukar, sambungannya dengan penunjuk hablur cecair dan empat elemen EKSKLUSIF ATAU yang diperlukan untuk mengawal titik perpuluhan penunjuk ditunjukkan dalam rajah. 3. Penukar direka untuk bekalan kuasa unipolar dengan voltan stabil antara 7 hingga 10 V. Wayar positif sumber kuasa disambungkan ke pin. 1, dan negatif - ke pin. 26. Dengan voltan bekalan 9 V ± 1% dan suhu ambien 25 + 5 ° C, penggunaan arus maksimum tidak melebihi 1,8 mA, manakala ralat penukaran tidak lebih daripada satu digit paling ketara. Rintangan input hanya ditentukan oleh kebocoran dan dengan ketara melebihi 100 MΩ.

Penggunaan ADC KR572PV5

Penukar dilengkapi dengan dua bekalan kuasa terbina dalam, satu dengan voltan 2,9 ± 0,5 V, dan yang kedua dengan kira-kira 5 V. Tambahan yang pertama disambungkan ke pin. 1, dan tolak - dengan pin. 32 (output ini dianggap sebagai wayar biasa bahagian analog penukar). Sumber kedua mempunyai tambah pada pin yang sama. 1, dan tolak - pada pin 37.

Sumber pertama (tiga volt) digunakan untuk menjana voltan rujukan menggunakan pembahagi rintangan. Perubahan dalam voltan keluaran sumber ini apabila voltan bekalan litar mikro turun naik dalam 7,5 ... 10 V tidak melebihi 0,05%; pekali suhu voltan adalah positif dan tidak melebihi 0,01% /°C. Parameter transduser ini memberikan ketepatan multimeter yang sangat tinggi, dibina berdasarkannya, apabila bekerja dalam keadaan makmal (dengan turun naik suhu udara dalam 15 ... 25 ° C) dan agak boleh diterima untuk banyak pengukuran dalam julat suhu yang lebih luas. .

Pada masa yang sama, impedans keluaran sumber agak besar - pada arus beban 1 mA, voltan pada outputnya turun kira-kira 5%, pada 3 mA - sebanyak 12%. Oleh itu, kestabilan voltan yang ditunjukkan hanya direalisasikan pada beban malar. Jika beban disambungkan ke pin. 26 dan 32, arus beban tidak boleh melebihi 10µA. Sifat sumber ini membolehkan anda mengatur bekalan kuasa bipolar penukar [1], di mana wayar biasa kedua-dua lengan bekalan kuasa perlu disambungkan ke pin. 32, wayar bahu negatif - ke pin. 26, positif - ke pin. satu; had voltan bekalan - 1x (2 ... 3,5) V.

Sumber kedua (lima volt) direka untuk menggerakkan litar kawalan paparan kristal cecair. Keluaran positif sumber ini ialah vyv. 1, negatif - pin. 37. Kestabilan voltan punca adalah lebih teruk daripada voltan tiga volt, kira-kira 10 kali ganda. Kapasiti beban juga rendah - pada arus beban 1 mA, voltan keluaran berkurangan sebanyak 0,8 V, jadi ia boleh digunakan hampir secara eksklusif untuk menggerakkan litar mikro yang mengawal LCD.

Pada output F, penukar menjana jujukan denyutan segi empat tepat jenis "meander" dengan frekuensi 800 kali kurang daripada frekuensi jam (62,5 Hz pada fт = 50 kHz). Pada output yang disambungkan kepada unsur digit penunjuk, voltan mempunyai amplitud, bentuk dan kekerapan yang sama, tetapi ia berada dalam fasa dengan voltan pada output F untuk unsur yang tidak kelihatan dan di luar fasa untuk yang kelihatan. Tahap rendah denyutan ini sepadan dengan -5 V (pin 37), dan tahap tinggi sepadan dengan sifar (pin 1).

Untuk menala penjana jam, adalah mudah apabila frekuensi nadi pada output F adalah sama dengan frekuensi sesalur. Osiloskop, pada skrin yang mana ia diperhatikan, disegerakkan dari sesalur kuasa dan penjana jam ditala pada frekuensi (hampir 40 kHz) di mana imej menjadi tidak bergerak.

Untuk mengawal empat titik perpuluhan, empat get EKSKLUSIF ATAU tambahan (DD1 dalam Rajah 3) diperlukan. Mereka mengulangi fasa "berliku-liku" untuk koma yang tidak ditunjukkan dan menyongsangkannya untuk koma yang sepatutnya kelihatan.

Untuk menunjukkan koma tertentu, cukup untuk menyambungkan input kawalan koma yang sepadan ke pin. 1 - titik biasa sumber kuasa (selebihnya input dibiarkan bebas).

Apabila menggunakan kemasukan cip DD1, ini bermakna tahap tinggi digunakan pada input yang dipilih.

Seperti yang telah disebutkan, ADC pada cip KR572PV5 mengukur nisbah nilai voltan pada input Uin dan Uobr. Oleh itu, terdapat dua pilihan utama untuk aplikasinya. Pilihan tradisional - voltan Uobr tidak berubah, Vin berbeza dalam ±2Uobr (atau dari 0...2Uobr) [1-5]. Perubahan voltan merentasi kapasitor Sint dan pada output penyepadu DA2 (Rajah 1) untuk kes ini ditunjukkan dalam Rajah. 4a. Dalam varian kedua, voltan Uin kekal malar, tetapi Uobr berubah. Varian ini digunakan dalam [6] dan digambarkan dalam Rajah. 4,6. Varian campuran juga mungkin, apabila kedua-dua Uin dan Uar berubah dengan perubahan dalam nilai yang diukur (Rajah 3 dalam [7]).

Penggunaan ADC KR572PV5
Rajah 4

Voltan pada input dan output OU, yang merupakan sebahagian daripada penukar, tidak seharusnya membawanya melebihi had mod operasi linear. Biasanya, had ±2 V ditunjukkan, bermakna perubahan voltan berbanding wayar biasa analog apabila menggunakan sumber voltan rujukan terbina dalam. nasi. 4 menunjukkan bahawa voltan tertinggi pada output op-amp DA2 ditentukan oleh voltan maksimum pada input Uin penukar. Tanda voltan pada output penyepadu berbanding dengan pin. 30 adalah bertentangan dengan tanda voltan pada pin. 31, dan nilai Uint boleh dikira menggunakan formula:

Uint=4000Uin/(Sint*Rint*ft). (satu). Voltan dalam formula ini dinyatakan dalam volt, kapasitansi dalam mikrofarad, rintangan dalam kiloohms, dan kekerapan jam dalam kilohertz.

Segera, kami perhatikan bahawa untuk memastikan mod biasa menunaikan kapasitor Sint, voltan padanya mestilah kurang daripada voltan antara pin. 1 dan 32 dengan margin 0,2 ... 0,3 V. Oleh itu, ia tidak boleh lebih daripada 2 V dengan bekalan kuasa unipolar litar mikro dan 3 .... 4 V (bergantung kepada voltan bekalan) - dengan bipolar. Untuk memastikan ketepatan pengukuran maksimum, adalah wajar bahawa salah satu nilai ekstrem voltan pada kapasitor Sint, berubah dalam julat yang luas, mendekati maksimum yang mungkin. Ini menentukan pilihan yang betul bagi elemen penyepadu Sint dan Rint: Synt*Rint=4000Uin/(Uint*ft), (2), di mana dimensi adalah sama seperti dalam (1).

Nilai rintangan yang disyorkan Rint = 40...470 kOhm, dan untuk voltan maksimum Uin anda perlu memilih Rint lebih dekat ke had atas, untuk minimum - ke had bawah. Kapasiti pemuat Synth biasanya 0,1...0,22 µF.

Untuk meningkatkan ketepatan pengukuran, disyorkan untuk menyambungkan salah satu output sumber voltan yang diukur dan rujukan kepada wayar biasa analog. Walau bagaimanapun, adalah menarik minat praktikal untuk menyambung secara berbeza input penukar kepada sumber masing-masing apabila tiada terminal input disambungkan ke tanah. Dalam kes ini, voltan mod biasa (voltan mod biasa pada input ialah min aritmetik bagi dua nilai voltan yang diukur pada satu terminal input dan pada satu lagi relatif kepada mana-mana wayar kuasa) pada input boleh mengambil sebarang nilai daripada sifar kepada Upit.

Isyarat keluaran peranti elektronik yang ideal adalah bebas daripada voltan mod biasa pada inputnya. Peranti sedemikian dikatakan akan menindas sepenuhnya voltan gangguan mod biasa. Dalam peranti sebenar, penindasan voltan mod biasa tidak lengkap, dan ini membawa kepada pelbagai jenis ralat.

Penindasan voltan mod biasa pada input penukar KR572PV5 mengikut pasport ialah 100 dB, tetapi had yang dibenarkan tidak ditunjukkan, di mana ADC masih mengekalkan ketepatan yang ditentukan. Oleh itu, had voltan mod biasa bagi input Uin dan Uobr telah ditentukan secara eksperimen. Voltan Uobr dipilih sama dengan 100 mV, Uin - 195 mV, frekuensi jam - 50 kHz, Synth - 0,22 μF, Rint - 47 kOhm. Untuk gabungan parameter sedemikian, Uint voltan pada output penyepadu DA2 dan pada kapasitor Sint pada penghujung peringkat ZIK, dikira dengan formula (1), ialah 1,55 V.

Percubaan terdiri daripada fakta bahawa dengan bantuan dua bekalan kuasa yang stabil, voltan mod biasa salah satu input diubah, dan ralat pengukuran voltan dianggarkan daripada petunjuk papan penunjuk. Voltan mod biasa input lain dan nilai Uin dan Uobr kekal dengan cara pembahagi rintangan. Kemudian pintu masuk yang lain diperiksa dengan cara yang sama.

Semasa percubaan, ternyata bahawa input voltan mod biasa Uobr boleh ditukar dalam julat penuh voltan bekalan, dengan syarat Uobr<2 V dan mengekalkan kekutuban yang ditentukan (Rajah 3). Voltan pada setiap terminal input tidak boleh melebihi selang waktu.

Dengan input Uin, keadaan menjadi lebih rumit. Terdapat dua kes yang perlu dipertimbangkan di sini.

Jika isyarat input mempunyai kekutuban yang sepadan dengan rajah. 1 dan 3, voltan pada pin. 31 hendaklah kurang (negatif) daripada pin 1, tidak kurang daripada 0,6 V. Ini ditentukan oleh julat operasi linear op-amp DA1 sebagai pengikut. Pada penghujung peringkat ZIK, voltan pada output penyepadu DA2 (pin 27) menjadi Uint kurang daripada pin. 30. Nisbah aras voltan pada terminal digambarkan oleh rajah dalam rajah. 5a - garis tebal di bahagian bawah kanan.

Penggunaan ADC KR572PV5
Rajah 5

Apabila voltan mod biasa input dan "menghampiri had bawah selang Upit, ketak-linearan operasi op-amp DA2 mula menjejaskan. Untuk op-amp pada transistor CMOS, julat operasi linear bagi op-amp adalah hampir dengan voltan bekalan penuh, jadi voltan pada pin 30 harus kekal lebih besar daripada pada pin 26, kepada nilai Uint ditambah margin kecil (kira-kira 0,2 V) - garis tebal kedua di bahagian bawah kiri Rajah 5, a.

Dengan kekutuban bertentangan isyarat input, voltan pada output penyepadu adalah lebih tinggi oleh Uint daripada pada pin. 30 (Rajah 5,6), oleh itu ialah yang menentukan voltan yang dibenarkan pada pin. 30 berhampiran had atas voltan pada pin. 1. Telah ditentukan secara eksperimen bahawa margin juga tidak boleh kurang daripada 0,2 V, oleh itu, untuk Uint \u1,55d 1 V, perbezaan Uvy.30 - Uvy.1,75 mesti melebihi XNUMX V.

Dengan pendekatan voltan input mod biasa Uin kepada voltan pada pin. 26 sekali lagi peranan utama mula memainkan julat operasi linear OS DA1 yang dibenarkan. Perbezaan minimum yang dibenarkan Uvyv.31 - Uvyv.26 - kira-kira 1 V (Rajah 5,6).

Oleh itu, garisan tebal menunjukkan kedudukan melampau jumlah Uint + Uin pada paksi koordinat voltan kedua-dua untuk satu dan Uin kekutuban yang lain.

Daripada keputusan yang diperolehi, ia mengikuti bahawa untuk mengukur voltan isyarat, komponen mod biasa adalah sedekat mungkin dengan voltan pada pin. 1, sumber isyarat hendaklah disambungkan dalam kekutuban yang ditunjukkan dalam rajah. 1 dan 3. Jika komponen mod biasa hampir dengan voltan pada pin. 26, kekutuban sambungan mesti diterbalikkan. Dengan kekutuban pembolehubah voltan yang diukur, untuk mendapatkan had seluas mungkin bagi voltan mod biasa yang dibenarkan, adalah mungkin untuk mengurangkan Uint voltan pada output penyepadu, sebagai contoh, kepada 0,5 V dengan meningkatkan kapasiti daripada kapasitor Sint atau rintangan Rint perintang mengikut formula (2).

Apabila voltan pada input Uin semasa operasi ADC tidak mengubah polariti, anda boleh meninggalkan kapasitor Kumpul. tetapi voltan teladan perlu digunakan pada pin. 32 dan salah satu pin untuk menyambungkan kapasitor ini. Voltan teladan boleh digunakan sebagai tambah pada pin. 33, dan tolak - ke pin. 32, tetapi kemudian kekutuban voltan input mesti diterbalikkan. Penunjuk akan "menyerlahkan" tanda tolak (jika, sudah tentu, elemen penunjuk ini disambungkan).

Dalam kes di mana tidak diingini untuk menukar kekutuban sambungan voltan Uin, adalah mungkin untuk menggunakan voltan Uobr dengan cara lain. - tambah kepada vyv. 32, tolak - ke pin. 34. Tiada tanda tolak pada paparan, tetapi sumber tiga volt terbina dalam tidak sesuai untuk pembentukan voltan teladan.

Untuk mengurangkan pengaruh kapasitans pelekap parasit pada ketepatan pengukuran, terutamanya pada nilai voltan mod biasa yang tinggi, adalah disyorkan untuk menyediakan konduktor gelang pada papan litar bercetak, meliputi tapak pemasangan elemen Sint, Uint dan Sakn . Konduktor ini disambungkan ke pin. 27 cip. Apabila menggunakan papan litar bercetak dua muka, pada bahagian belakang bertentangan dengan konduktor gelang, anda harus meninggalkan pad pelindung foil disambungkan ke pin yang sama. 27.

Rantaian R7C6 dalam rajah. 3 berfungsi untuk melindungi output + Uin daripada elektrik statik dalam kes tersebut apabila ia boleh disambungkan kepada mana-mana elemen di luar bekas peranti pengukur, dan output -Uin - ke wayar biasa. Jika ada kemungkinan untuk menyambungkan input ADC lain ke litar luaran, ia juga dilindungi oleh litar yang serupa (seperti yang dilakukan, contohnya, dalam multimeter [3] untuk input Uin). Rintangan perintang pelindung input Uoep mesti dikurangkan kepada 51 kΩ, jika tidak, masa penyelesaian instrumen akan terlalu lama.

Mengenai kemuatan kapasitor Cobr dan Saqn. Nilai berikut disyorkan dalam pelbagai literatur: untuk voltan masukan maksimum 200 mV Kumpul = 1 μF, Saqn = 0,47 μF; yang sama untuk Uin \u2d 0,1V-0,047 dan 35 mikrofarad. Jika semasa operasi voltan Uobr (dibekalkan kepada pin 36 dan 2,6,7) tidak berubah, maka untuk meningkatkan ketepatan ADC, kapasitans Collect boleh ditingkatkan beberapa kali berbanding nilai yang ditentukan, dan jika ia boleh* berubah (seperti, untuk contoh, dalam [XNUMX]), adalah tidak diingini untuk meningkatkan kapasiti dengan ketara, kerana ini akan meningkatkan masa untuk menetapkan bacaan.

Kapasiti pemuat Sakn dengan ketara mempengaruhi masa penyelesaian bacaan selepas membebankan input penukar. Oleh itu, dalam semua peranti yang disebutkan (kecuali untuk termometer [4, 5], di mana beban berlebihan adalah mustahil), adalah wajar untuk mematuhi nilai kapasitansi yang disyorkan di atas.

Kapasitor penyepadu Sint mestilah dengan dielektrik dengan penyerapan rendah, contohnya, K71-5, K72-9, K73-16, K73-17. Untuk mengurangkan masa penyelesaian bacaan dalam kes di mana voltan pada kapasitor Sovr dan Sakn boleh berubah, adalah wajar untuk menggunakan kapasitor yang sama untuk mereka. Jika voltan pada mereka tidak berubah, ia dibenarkan menggunakan kapasitor seramik, contohnya KM-6.

Oleh kerana prinsip penyepaduan berganda sememangnya tidak sensitif terhadap perubahan dalam kekerapan jam atau kadar penyepaduan (dalam had yang munasabah), tiada keperluan khas untuk kestabilan Rint perintang dan elemen penetapan frekuensi penjana ADC. Perintang pembahagi yang menentukan voltan Uobr mestilah, sudah tentu, stabil.

Sekarang saya ingin mengulas secara ringkas dan menjelaskan pilihan beberapa elemen yang diterbitkan dalam jurnal alat pengukur digital pada ADC KR572PV5, yang diterbitkan dalam jurnal "Radio".

Multimeter [2]. Kapasiti pemuat penyepadu C3 (Rajah 1) atau rintangan perintang penyepadu R35 boleh digandakan, yang akan menghapuskan keperluan untuk memilih perintang R35. Ini juga akan membolehkan anda menetapkan frekuensi jam (50 kHz) sekali semasa persediaan, sambil memantau kekerapan isyarat pada output F (62,5 Hz). Kapasitor penyimpanan C2 (Kumpul) boleh digunakan seramik KM-6. Semua perkara di atas digunakan untuk meter berbilang [3].

Meter kapasiti [7]. Adalah lebih baik untuk mengurangkan kapasitansi kapasitor penyepadu C11 (Rajah 1) kepada 0,1 mikrofarad, dan C 14 (Sacn) - meningkat kepada 0,22 mikrofarad. Untuk mengurangkan masa penyelesaian bacaan, adalah dinasihatkan untuk memilih kapasitor C 10 (Col) dan C14 dengan dielektrik yang baik. Oleh kerana tanda voltan pada input Uin ADC tidak berubah, kapasitor C10 boleh dikecualikan. Untuk melakukan ini, terminal atas kapasitor C9 mengikut skema harus ditukar ke pin. 33 litar mikro DD5 (anda tidak boleh memutuskan sambungan dari pin 36) dan menukar konduktor kepada pin. 30 dan 31.

Meter RCL [1]. Adalah wajar untuk meningkatkan kapasitansi kapasitor penyimpanan C19 (Rajah 2) kepada 1 mikrofarad, tetapi ia boleh dikecualikan dengan menyambungkan keluaran bawah perintang R21 mengikut litar dan pin. 35 litar mikro DD10 dengan pinnya. 32, enjin perintang perapi - dengan pin. 33 dan, menukar konduktor sesama mereka, kepada pin. 30 dan 31; perintang R22 juga dikecualikan.

Dan sebagai kesimpulan, beberapa perkataan tentang kemungkinan menggabungkan struktur. Godaan gabungan sedemikian adalah bahawa tidak perlu membeli litar mikro dan penunjuk yang mahal untuk setiap peranti, untuk memasang pemasangan yang agak susah payah. Kami segera ambil perhatian bahawa semua meter, kecuali [1, H], tidak sensitif kepada kekerapan jam, jika, sudah tentu, ia dipilih daripada siri yang disyorkan dengan pengiraan semula yang sepadan bagi penarafan elemen. Untuk beralih dari frekuensi 50 hingga 40 kHz, cukup untuk meningkatkan rintangan perintang penyepadu Skru sebanyak 20%, untuk frekuensi 100 kHz, mengurangkan kapasiti kapasitor Sint, Sobr, Sakn sebanyak separuh.

Semasa mengekalkan penarafan elemen meter RCL [1] dan frekuensi penjana jamnya sebanyak 40 kHz, mana-mana peranti lain boleh digabungkan dengannya, kecuali meter kapasitans [7]. Sebaliknya, dengan meter [7] dengan penjelasan di atas untuk Sint dan Sakn dan frekuensi jam 100 kHz, adalah dibenarkan untuk menggabungkan mana-mana reka bentuk lain, kecuali untuk [1].

Dengan ketiadaan ADC KR572PV5 atau penunjuk kristal cecair IZhTs5-4/8, meter yang diterangkan di sini boleh dipasang pada KR572PV2 dan penunjuk digital LED dengan anod biasa, seperti, sebagai contoh, ia dilakukan dalam [8,9]. Semua pengesyoran artikel yang anda baca sekarang juga terpakai pada peranti berdasarkan KR572PV2 ADC. Ambil perhatian bahawa multimeter [8, 9] menggunakan bekalan kuasa simetri penukar, jadi pilihan nilai Xin = 0,1 μF agak wajar.

Dalam peranti berdasarkan ADC KR572PV2, sumber berasingan 4 ... 5 V untuk arus kira-kira 100 mA harus digunakan untuk menghidupkan penunjuk LED. Terminal negatifnya disambungkan ke pin. 21 litar mikro (wayar biasa digital), yang tidak perlu disambungkan kepada wayar analog biasa.

Ambil perhatian bahawa apabila menggunakan penunjuk LED, jumlah arusnya yang mengalir melalui litar dalaman penukar bergantung pada nombor yang dipaparkan. Oleh itu, semasa proses pengukuran, suhu kristal litar mikro berubah, yang mengubah voltan sumber tiga volt dengan ketara dan mengurangkan ketepatan bacaan. Itulah sebabnya sumber contoh yang berasingan digunakan dalam multimeter [8, 9].

Pilihan untuk menyambungkan penunjuk pendarfluor vakum kepada ADC KR572PV2A diterangkan dalam [4].

Kesusasteraan

1. Biryukov S. Meter digital RCL-Radio, 1996, No 3, ms 38-41, No 7, ms 62; 1997, No 7, hlm. 32.
2. Biryukov S. Multimeter digital. - Radio, 1990, No. 9, hlm. 55-58.
3. Biryukov S. Multimeter digital. - Radio, 1996, No. 5, hlm. 32-34; No 6, hlm. 32-34; 1997, No. 1, hlm.52;No. 3, hlm. 54.
4. Tsibin V. Termometer digital. - Radio, 1996, No. 10, hlm. 40; 1997, No. 4, ms 56; 1998, No. 1.C.50.
5. Biryukov S. Termometer digital ringkas. - Radio, 1997, No 1, hlm. 40-42.
6. Biryukov S. Penggabung digital mudah.-Radio, 1996, No 7, hlm.32,33; 1998, No. 3, hlm.32.
7. Biryukov S. Meter kapasitans digital. - Radio, 1995, No. 12, hlm. 32-34; 1996, No 7, hlm.62.
8. Biryukov S. Multimeter digital mudah alih. - Untuk membantu radio amatur, vol. 100 - DOSAAF, 1988. hlm. 71-90.
9. Biryukov S. Peranti digital berdasarkan litar bersepadu MOS. - M.: Radio dan komunikasi, 1990:1996 (edisi kedua).

Pengarang: S. Biryukov, Moscow; Penerbitan: N. Bolshakov, rf.atnn.ru

Lihat artikel lain bahagian Penggunaan litar mikro.

Baca dan tulis berguna komen pada artikel ini.

<< Belakang

Berita terkini sains dan teknologi, elektronik baharu:

Kandungan alkohol bir hangat 07.05.2024

Bir, sebagai salah satu minuman beralkohol yang paling biasa, mempunyai rasa uniknya sendiri, yang boleh berubah bergantung pada suhu penggunaan. Satu kajian baru oleh pasukan saintis antarabangsa telah mendapati bahawa suhu bir mempunyai kesan yang ketara terhadap persepsi rasa alkohol. Kajian yang diketuai oleh saintis bahan Lei Jiang, mendapati bahawa pada suhu yang berbeza, molekul etanol dan air membentuk pelbagai jenis kelompok, yang mempengaruhi persepsi rasa alkohol. Pada suhu rendah, lebih banyak gugusan seperti piramid terbentuk, yang mengurangkan kepedasan rasa "etanol" dan menjadikan rasa minuman kurang alkohol. Sebaliknya, apabila suhu meningkat, gugusan menjadi lebih seperti rantai, menghasilkan rasa alkohol yang lebih ketara. Ini menjelaskan mengapa rasa beberapa minuman beralkohol, seperti baijiu, boleh berubah bergantung pada suhu. Data yang diperoleh membuka prospek baharu bagi pengeluar minuman, ...>>

Faktor risiko utama untuk ketagihan perjudian 07.05.2024

Permainan komputer menjadi satu bentuk hiburan yang semakin popular di kalangan remaja, tetapi risiko ketagihan permainan yang berkaitan masih menjadi masalah yang ketara. Para saintis Amerika menjalankan kajian untuk menentukan faktor utama yang menyumbang kepada ketagihan ini dan menawarkan cadangan untuk pencegahannya. Sepanjang enam tahun, 385 remaja telah diikuti untuk mengetahui faktor yang boleh menyebabkan mereka ketagihan perjudian. Keputusan menunjukkan bahawa 90% peserta kajian tidak berisiko mengalami ketagihan, manakala 10% menjadi penagih judi. Ternyata faktor utama dalam permulaan ketagihan perjudian adalah tahap tingkah laku prososial yang rendah. Remaja dengan tahap tingkah laku prososial yang rendah tidak menunjukkan minat terhadap bantuan dan sokongan orang lain, yang boleh menyebabkan kehilangan hubungan dengan dunia sebenar dan pergantungan yang semakin mendalam pada realiti maya yang ditawarkan oleh permainan komputer. Berdasarkan keputusan ini, saintis ...>>

Kebisingan lalu lintas melambatkan pertumbuhan anak ayam 06.05.2024

Bunyi yang mengelilingi kita di bandar moden semakin menusuk. Walau bagaimanapun, sedikit orang berfikir tentang bagaimana bunyi ini menjejaskan dunia haiwan, terutamanya makhluk halus seperti anak ayam yang belum menetas dari telur mereka. Penyelidikan baru-baru ini menjelaskan isu ini, menunjukkan akibat yang serius untuk pembangunan dan kelangsungan hidup mereka. Para saintis telah mendapati bahawa pendedahan anak ayam zebra diamondback kepada bunyi lalu lintas boleh menyebabkan gangguan serius kepada perkembangan mereka. Eksperimen telah menunjukkan bahawa pencemaran bunyi boleh melambatkan penetasan mereka dengan ketara, dan anak ayam yang muncul menghadapi beberapa masalah yang menggalakkan kesihatan. Para penyelidik juga mendapati bahawa kesan negatif pencemaran bunyi meluas ke dalam burung dewasa. Mengurangkan peluang pembiakan dan mengurangkan kesuburan menunjukkan kesan jangka panjang bunyi lalu lintas terhadap hidupan liar. Hasil kajian menyerlahkan keperluan ...>>

Berita rawak daripada Arkib

Model desktop iMac baharu 15.02.2006

Apa yang diperkatakan selama beberapa bulan telah menjadi kenyataan. Di MacWorld, bos Apple Steve Jobe melancarkan desktop iMac baharu dan komputer riba Mac Book Pro yang dikuasakan oleh pemproses Intel Core Duo dwi-teras.

Berbanding dengan cip PowerPC G5 yang digunakan sebelum ini dalam komputer Apple, Jobs berkata CPU baharu boleh menggandakan dan menggandakan prestasi dalam sesetengah aplikasi. iMac sudah pun dijual di AS dalam dua konfigurasi (pemproses 1 GHz dan 83 HGz).

Berita menarik lain:

▪ Panel Suria Fleksibel untuk Bot

▪ Masa lalu komet yang panas

▪ Tenaga hijau semakin meningkat

▪ Mata yang sangat tajam

▪ Fotosintesis buatan yang cekap

Suapan berita sains dan teknologi, elektronik baharu

 

Bahan-bahan menarik Perpustakaan Teknikal Percuma:

▪ bahagian tapak Ilusi visual. Pemilihan artikel

▪ artikel Rakyat, berwaspada! Ungkapan popular

▪ artikel Orang kaya terkenal manakah yang memaksa anaknya memakai pakaian kakak? Jawapan terperinci

▪ artikel Mordovnik biasa. Legenda, penanaman, kaedah aplikasi

▪ artikel Pengatur voltan mudah untuk kereta. Ensiklopedia elektronik radio dan kejuruteraan elektrik

▪ artikel Peranti isyarat keadaan pra-tidur untuk pemandu kenderaan. Ensiklopedia elektronik radio dan kejuruteraan elektrik

Tinggalkan komen anda pada artikel ini:

Имя:


E-mel (pilihan):


Komen:





Semua bahasa halaman ini

Laman utama | Perpustakaan | artikel | Peta Laman | Ulasan laman web

www.diagram.com.ua

www.diagram.com.ua
2000-2024